|  |  |
| --- | --- |
| ICS  | 31.200 |
| CCS  |

|  |
| --- |
| D:\000000部门项目\09标准化插件开发\程序源代码\StandardEditor_ShanDongKeXieYuan\团标首页面字母T.pngD:\000000部门项目\09标准化插件开发\程序源代码\StandardEditor_ShanDongKeXieYuan\团标首页面字母T后面的反斜杠.png ZJBDT |

L56 |

 团体标准

T/ZJBDT 001—2025

新型非易失性存储芯片（磁随机存储芯片、相变存储芯片、阻变存储芯片）存储性及可靠性测试方法

第4部分：阻变存储芯片测试

Testing methods for storage and reliability of emerging non-volatile memory chips (MRAM, PCM, RRAM)

Part 4: Resistive random-access memory (RRAM) testing

2025 - 01 - 10发布

2025 - 01 - 10实施

浙江省半导体行业协会  发布

目次

[前言 II](#_Toc185494538)

[1 范围 1](#_Toc185494539)

[2 规范性引用文件 1](#_Toc185494540)

[3 术语和定义 1](#_Toc185494541)

[4 测试要求及设备 1](#_Toc185494542)

[4.1 测试要求 1](#_Toc185494543)

[4.2 测试设备 1](#_Toc185494544)

[4.2.1 概述 1](#_Toc185494545)

[4.2.2 脉冲信号发生器 2](#_Toc185494546)

[4.2.3 温度试验箱 2](#_Toc185494547)

[5 形成操作成功率测试 2](#_Toc185494548)

[5.1 测试条件 2](#_Toc185494549)

[5.2 测试程序 2](#_Toc185494550)

[6 置位复位测试 2](#_Toc185494551)

[6.1 测试条件 2](#_Toc185494552)

[6.1.1 置位复位电压测试条件 2](#_Toc185494553)

[6.1.2 置位复位时长测试条件 3](#_Toc185494554)

[6.2 测试程序 3](#_Toc185494555)

[6.2.1 置位复位电压测试程序 3](#_Toc185494556)

[6.2.2 置位复位时长测试程序 3](#_Toc185494557)

[7 静态功耗测试 3](#_Toc185494558)

[7.1 测试条件 3](#_Toc185494559)

[7.2 测试程序 3](#_Toc185494560)

[8 耐久测试 4](#_Toc185494561)

[8.1 测试条件 4](#_Toc185494562)

[8.2 测试程序 4](#_Toc185494563)

[9 数据保持时间测试 4](#_Toc185494564)

[9.1 测试条件 4](#_Toc185494565)

[9.2 测试程序 4](#_Toc185494566)

前言

本文件按照GB/T 1.1—2020《标准化工作导则 第1部分：标准化文件的结构和起草规则》的规定起草。

《新型非易失性存储芯片（磁随机存储芯片、相变存储芯片、阻变存储芯片）存储性及可靠性测试方法》由以下部分组成：

1. 第1部分：总则；
2. 第2部分：磁随机存储芯片测试；
3. 第3部分：相变存储芯片测试；
4. 第4部分：阻变存储芯片测试。

本文件为第4部分。

请注意本文件的某些内容可能涉及专利。本文件的发布机构不承担识别专利的责任。

本文件由浙江省半导体行业协会提出并归口。

本文件主要起草单位：浙江大学。

本文件参与起草单位：浙江驰拓科技有限公司、联芸科技（杭州）股份有限公司、深圳市思恩技术有限公司、杭州华澜微电子股份有限公司、杭州电子科技大学、深圳市普科技术有限公司、杭州加速科技有限公司。

本文件主要起草人：程志渊、黄平洋、刘晨曦、杨吉龙、丁勇、何世坤、李国阳、方盼、骆建军、谭建新、邬刚。

新型非易失性存储芯片（磁随机存储芯片、相变存储芯片、阻变存储芯片）存储性及可靠性测试方法

第4部分：阻变存储芯片测试

* 1. 范围

本文件描述了阻变存储芯片存储性及可靠性测试方法的术语、测试要求、测试设备、测试条件、测试程序等。

本文件适用于实现阻变存储芯片的存储性及可靠性验证。

* 1. 规范性引用文件

本文件没有规范性引用文件。

* 1. 术语和定义

GB/T 6648——1986、GB/T 17574——1998、GB/T 35003——2018和本标准第1部分界定的以及下列术语和定义适用于本文件。

**形成操作 forming operation**

向未经使用的阻变存储芯片在初始时施加特定电压，从而使之具备阻变特性的过程。

* 1. 测试要求及设备
		1. 测试要求

测试中的电源电压或电流应在规定值±1%以内。

测试中的输入电压应在规定值±1%或±1mV以内。

测试中的输入脉冲特性、频率等准确度应在±1%以内。

测试中的温度应在规定值±1℃以内。

测试样品要求：封装后的样品应具有基本的电源/接地引脚、测试模式引脚、行/列地址选中引脚、写入/读取引脚等实现测试功能必备的端口。

* + 1. 测试设备
			1. 概述

阻变存储芯片存储性及可靠性测试需要样品供电电源、脉冲信号发生器、温度试验箱等设备。如图1所示：



1. 阻变存储芯片存储性及可靠性测试设备示意图
	* + 1. 脉冲信号发生器

具有脉冲信号输出能力，具有外部控制源控制输出电压和脉冲宽度的能力。能够提供0V~4.5V可调的操作电压，0.3V~0.5V可调的读取电压，10ns~100us可调的脉冲宽度。

* + - 1. 温度试验箱

能够提供-40℃~200℃可调的高低温测试环境，能够将温度稳定在规定温度的±1℃以内。

* 1. 形成操作成功率测试
		1. 测试条件

测试温度：20℃~40℃。

测试容量：使用芯片一半及以上容量。

测试电压：读电压为0.3V，操作电压可选为2.5V、3V、3.5V、4V。

脉冲宽度：脉冲宽度可选为100ns、1us、10us、100us。

* + 1. 测试程序

具体测试步骤如下：

1. 供电样品芯片电源引脚。
2. 使能测试模式引脚，使样品芯片进入测试模式，并处于工作状态。
3. 使能具体端口，选中指定行列地址中的存储单元。
4. 读取RRAM指定行列地址中全部存储单元的初始阻值。
5. 选定一组操作电压和脉冲宽度，对RRAM指定行列地址进行形成操作。
6. 读取执行过形成操作的各个存储单元的状态，计算形成操作成功率为形成操作成功的单元数/执行形成操作的总单元数。
7. 更改操作电压和脉冲宽度，重复进行（c）~（f），计算多组形成操作成功率，确定成功率最高的操作电压与脉冲宽度。
	1. 置位复位测试
		1. 测试条件
			1. 置位复位电压测试条件

测试温度：20℃~40℃。

测试容量：使用芯片一半及以上容量。

测试电压：读电压为0.3V，置位电压幅值从0V增加到2V，步进0.1V；复位电压幅值从标准复位电压开始上下拉偏，步进0.1V。

脉冲宽度：置位/复位脉冲宽度根据样品规格设置。

* + - 1. 置位复位时长测试条件

测试温度：20℃~40℃。

测试容量：使用芯片一半及以上容量。

测试电压：读电压为0.3V，置位/复位电压幅值根据样品规格设置。

脉冲宽度：置位脉冲宽度从100ns增加到10us，步进100ns；复位脉冲宽度从标准复位脉宽开始上下拉偏，步进10ns。

* + 1. 测试程序
			1. 置位复位电压测试程序

具体测试步骤如下：

1. 同5.2形成操作成功率测试程序（a）~（d）。
2. 在置位/复位操作之前，将指定行列地址中的全部存储单元复位为“0”/置位为“1”。
3. 对指定行列地址中的全部存储单元进行数据读取，确保数据有效复位/置位。
4. 对RRAM指定行列地址进行置位/复位操作。
5. 读取执行过置位/复位操作的各个存储单元的状态，若状态没有改变，则改变置位/复位电压幅值，重复进行（d）~（e）。
6. 不断循环直至指定行列地址中全部存储单元的状态发生改变，记录此时的置位/复位电压幅值为置位/复位电压。
	* + 1. 置位复位时长测试程序

具体测试步骤如下：

1. 同5.2形成操作成功率测试程序（a）~（d）。
2. 在置位/复位操作之前，将指定行列地址中的全部存储单元复位为“0”/置位为“1”。
3. 对指定行列地址中的全部存储单元进行数据读取，确保数据有效复位/置位。
4. 对RRAM指定行列地址进行置位/复位操作。
5. 读取执行过置位/复位操作的各个存储单元的状态，若状态没有改变，则改变置位/复位脉冲宽度，重复进行（d）~（e）。
6. 不断循环直至指定行列地址中全部存储单元的状态发生改变，记录此时的置位/复位脉冲宽度为置位/复位时长。
	1. 静态功耗测试
		1. 测试条件

测试温度：20℃~100℃。

测试容量：使用芯片全部容量。

测试电压：操作电压可选为2.5V、3V、3.5V、4V。

* + 1. 测试程序

具体测试步骤如下：

1. 设定初始温度为20℃。
2. 选择一组测试电压作为供电电压。
3. 供电样品芯片电源引脚。
4. 使能测试模式引脚，使样品芯片进入测试模式，并处于静态工作状态。
5. 断开所有端口。
6. 测量电源引脚电流。
7. 停止给样品芯片电源供电，恢复初始状态。
8. 更改操作温度（以5℃步进递增），重复进行（c）~（g），记录多组电流值。
9. 比较得出当前供电电压下，功耗最低的温度值及电流值。
	1. 耐久测试
		1. 测试条件

测试温度：-40℃、25℃、85℃、125℃。

测试容量：使用芯片全部容量。

测试电压：读电压为0.3V，置位/复位电压幅值使用6.2.1测试程序测出的置位/复位电压。

脉冲宽度：置位/复位脉冲宽度使用6.2.2测试程序测出的置位/复位时长。

循环间歇时长：根据样品规格设置，通常10s~30s。

* + 1. 测试程序

具体测试步骤如下：

1. 同5.2形成操作成功率测试程序（a）~（d）。
2. 选择一项测试温度T，将测试样品置于温度为T的环境中。
3. 对RRAM指定行列地址进行反复的置位操作与复位操作。
4. 操作循环次数在次之间，且为的整数倍时，进行循环间歇，并读取RRAM指定行列地址中全部存储单元的阻值。其中，i=1,2,3…。
5. 若可以通过阻值区分存储单元的存储状态则重复进行（c）~（d）。
6. 不断循环直至无法通过指定行列地址中某存储单元的阻值区分存储单元的存储状态，即存储单元失效。
7. 记录测试温度T下失效单元的耐久度为失效单元失效前成功执行置位操作与复位操作的次数。
	1. 数据保持时间测试
		1. 测试条件

测试温度：100℃~200℃，推荐分别为100℃、115℃、130℃、145℃。

测试容量：使用芯片全部容量。

测试电压：读电压为0.3V，复位电压幅值使用6.2.1测试程序测出的复位电压。

脉冲宽度：复位脉冲宽度使用6.2.2测试程序测出的复位时长。

在阻变存储芯片测试中，温度T与数据保持时间t的关系适用于Arrhenius方程，见公式（1）：

 ()

式中：

 ——器件数据保持时间，单位为小时(h);

 ——比例时间常数，单位为小时(h);

 ——反应活化能，单位为电子伏(eV);

 ——玻尔兹曼常数(=8.617 1× eV/K);

 ——器件试验温度，单位为开尔文(K)。

* + 1. 测试程序

具体测试步骤如下：

1. 同5.2形成操作成功率测试程序（a）~（d）。
2. 将RRAM指定行列地址中全部存储单元复位为“0”。
3. 将测试样品置于温度为的高温环境中。
4. 每间隔1小时对RRAM指定行列地址进行读取操作，记录下指定行列地址中全部存储单元的阻值。
5. 持续记录数据，直至指定行列地址中某存储单元的阻值发生明显变化，即存储单元失效。
6. 记录失效单元在高温环境下的数据保持时间。
7. 将测试样品分别置于温度为的高温环境中，重复进行（d）~（e），记录失效单元在高温环境下的数据保持时间。
8. 基于Arrhenius方程，将得到的温度与数据保持时间绘制在坐标系中，拟合为直线后，外推得到横坐标为时纵坐标的数值，记录为RRAM指定行列地址中某存储单元在温度下的数据保持时间。

